Transcript
AK4324-VF-E2 (1/2) IL08
C-MOS 98 kHz SAMPLING 24-BIT T∑ D/A CONVERTER —TOP VIEW— 13
1
DGND
24 DZFL
14 15
2 DVDD
23 DZFR
8 6
CKS 3 MCLK 4
AVDD 22 21 VREF
7
AGND 20 19 AOUTL+
10
18 AOUTL_
LRCK 8
17 AOUTR+
SMUTE 9
16 AOUTR_
DFS 10
15 DIF2
DEM0 11
14 DIF1
DEM1 12
13 DIF0
INPUT BICK CKS DEM0, DEM1 DFS DIF0 - DIF2 LRCK MCLK
PD SDATA SMUTE VREF
: : : : : : : : : : :
AUDIO SERIAL DATA CLOCK MASTER CLOCK SELECT DE-EMPHASIS FREQUENCY SELECT DOUBLE SPEED SAMPLING MODE DIGITAL INPUT FORMAT L/R CLOCK MASTER CLOCK POWER DOWN MODE AUDIO SERIAL DATA SOFT MUTE VOLTAGE REFERENCE
DIF2
AOUTL_
LRCK
AOUTR+
BICK
AOUTR_
19 18 17 16
DFS
DZFR
24 23
SMUTE
11
3
DEM0 DEM1 CKS
4
SDATA 7
AOUTL+
DZFL
12
BICK 6
DIF1
SDATA
9
PD 5
DIF0
MLCK
21
VREF
PD 5
OUTPUT AOUTL_ AOUTL+ AOUTR_ AOUTR+ DZFL DZFR
: : : : : :
L CHANNEL NEGATIVE ANALOG SIGNAL L CHANNEL POSITIVE ANALOG SIGNAL R CHANNEL NEGATIVE ANALOG SIGNAL R CHANNEL POSITIVE ANALOG SIGNAL L CHANNEL ZERO INPUT DETECT R CHANNEL ZERO INPUT DETECT
AK4324-VF-E2 (2/2) DIF0 DIF1 DIF2 14 15 13 LRCK BICK SDATA SMUTE DEM0 DEM1
8 6 7 9 11 12
SERIAL INPUT INTERFACE SOFT MUTE
DE-EMPHASIS CONTROL
8x INTERPOLATOR 8x INTERPOLATOR
T∑
MODULATOR T∑
MODULATOR
SCF
SCF
CKS DFS
PD
4
CLOCK DIVIDER
3 10 5
POWER DOWN
AOUTL+
18
AOUTL_
24
DZFL
17
AOUTR+
16
AOUTR_
23 21
MCLK
19
x 1 : 256 fs/384 fs x 2 : 128 fs/198 fs
VREF
DZFR